Đang chuẩn bị liên kết để tải về tài liệu:
Điện Tử - Cơ Sở Thiết Kế Mạch - Design Trên Máy Tính part 8

Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG

Những xung kim này diễn ra khi LED sáng. Bây giờ chúng ta sẽ quan sát điện áp đo được trên kênh 2 của máy hiện sóng (đầu vào của tranzitor Q1). | Hình 3.16 PLA theo cấu trúc AND-OR. Như la thây các PLA thực hiộn hệ các hừm lôgic. Ta có hệ thống các hàtn lôgic có the có dược biểu diễn dưới dạng tập hợp các khôi đưực đánh dâu. Nếu tập hợp T các khối dược đánh dâu là cho trước thì việc lập trình cho PLA trớ nên dơn giản hơn. Trên hình 3 15 giới thiệu sơ đổ thực hiẹn ma trận AND. Ma trộn AND được tạo bởi những tuyến dữ liệu sáp xếp theo nhũng đường thảng đứng và những đường ngang. Các tuyến dữ liệu vào dặt thẳng đứng the hiện các đẩu vào. Thông thường trong thiết kê hai đường tii có lì đầu vào dành cho .V và II đẩu cho X . Còn trong thiết kẽ một đường ta chỉ có n đường dữ liệu vào cho Hình 3.17 Sơ đổ ma trân AND của PLA. Đe giảm độ phức tạp của thict kê Xị các giá trị dảo của X X được tạo ra bời lớp các phần tử NOT. Các đầu ra của ma trận AND sẽ là các đầu vào cho ma trận OI và đưực sáp xốp nằm ngang. PLA dược lập trình bằng cách đưa ra các điếm nối vào giao điểm cứa các đường. Mõi đầu ra của ma trận AND thể hiện một lích logic Như vạy sử dụng PLA ta có thể xây dựng các mạch logic từ các dạng chuẩn lắc tuyển hoậc hội một cách dơn gián trong cổng nghệ thường sử dụng các phương pháp lối thiểu hoá hệ các hàm logic. Trong ví dụ ở hình bên các tuyêh dư liệu ra sẽ tương ứng với các biểu thức hội sau 50 1 xrr2 2 xix. L X1X2. xn Ma trận OR dược lập trình tương lự như nu trận AND. Diện tích mà PLA chiếm trong mạch VLSI tý lệ với giá trị 2 ỉ m . rong đó n sô dầu vào - sô các tích Logic trong dạng chuẩn tắc tuyển tỉì -số lượng các dầu ra. Các giá trị n và m dặc trưng cho hệ hàm lôgic đã chơ còn ì xác định sô lượng các phần tư trong tập hợp cức khôi đuợc đánh dâ u sẽ sử dựng. Một phần tù hay dược sư dụng của cấu trúc VLSI và cũng cho phép lập trình dược như PLA là ROM. ROM khác PLA ớ chó ROM là cấu trúc chơ phép lập trình các giá trị 1 và 0 đôi với các tích cực liêu một cách tư ỳ ý. Có II dầu vào mạch ROM về cơ bản không khác PLA với 2 tuyến dữ liệu của các tích lógic. Nhược điểm chính của ROM so với PLA là ROM có hiệu suất

Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.