Bài giảng Kiến trúc máy tính: Chương 4 - Nguyễn Thanh Sơn

Bài giảng Kiến trúc máy tính: Chương 4 trình bày về "Bộ xử lý lộ trình dữ liệu – Điều khiển". Nội dung cụ thể của chương này gồm có: Các bước thực hiện lệnh, bộ Multiplexer, bộ phận điều khiển, nguyên lý thiết kế luận lý, phần tử tuần tự, xây dựng lộ trình dữ liệu,. | Computer Architecture Computer Science & Engineering Chương 4 Bộ Xử lý Lộ trình dữ liệu – Điều khiển BK Dẫn nhập Các yếu tố xác định hiệu xuất Bộ Xử lý Số lệnh (Instruction Count) Số chu kỳ cho mỗi lệnh và thời gian chu kỳ đ/hồ Phiên bản đơn giản Phiên bản thực (cơ chế đường ống) Nhóm các lệnh đơn giản, nhưng đặc trưng: BK Xác định bằng phần cứng CPU Đề cập 2 mô hình thực hiện MIPS Xác định bởi “Kiến trúc tập lệnh” ISA và Trình biên dịch Truy cập bộ nhớ: lw, sw Số học/luận lý: add, sub, and, or, slt Nhảy, rẽ nhánh (chuyển điều khiển): beq, j 25-Aug-16 Khoa Khoa học & Kỹ thuật Máy tính 2 Các bước thực hiện lệnh PC Bộ nhớ chứa lệnh, Nạp lệnh Đọc nội dung thanh ghi (Register numbers[rs, rt, rd] register file) Tùy thuộc vào loại lệnh mà Sử dụng ALU để tính Phép số học Kết quả Xác định địa chỉ bộ nhớ (load/store) Xác định địa chỉ rẽ nhánh Truy cập dữ liệu bộ nhớ cho lệnh for load/store PC Địa chỉ lệnh kế or PC + 4 BK 25-Aug-16 Khoa Khoa học & Kỹ thuật Máy tính 3 Lược đồ thực hiện (CPU) BK 25-Aug-16 Khoa Khoa học & Kỹ thuật Máy tính 4 Bộ Multiplexer Không thể nối dây trực tiếp lại với nhau Sử dụng bộ multiplexers BK 25-Aug-16 Khoa Khoa học & Kỹ thuật Máy .

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU MỚI ĐĂNG
187    25    1    27-11-2024
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.