Phương pháp hiện thực vi mạch bất đồng bộ trên FPGA

Nghiên cứu này sẽ trình bày hai phương pháp hiệu quả để hiện thực vi mạch bất đồng bộ trên các loại FPGA dạng Look-Up Table (LUT). Hai phương pháp này được xây dựng dựa trên kỹ thuật xây dựng những cổng Muller không nhiễu trong hai thư viện ở hai mức HDL và EDIF. Các ràng buộc về thời gian và/hoặc ràng buộc về vị trí được sinh ra tự động để bắt buộc công cụ hiện thực FPGA ánh xạ các phần tử này lên các khối luận lý thích hợp của FPGA. Các họ FPGA dạng LUT của Xilinx và Altera có thể được dùng để hiện thực mạch bất đồng bộ bằng hai phương pháp này. | Science & Technology Development, Vol 14, 2011 PHƯƠNG PHÁP HIỆN THỰC VI MẠCH BẤT ðỒNG BỘ TRÊN FPGA ðinh ðức Anh Vũ Trường ðại học Bách khoa, ðHQG-HCM (Bài nhận ngày 27 tháng 04 năm 2011, hoàn chỉnh sửa chữa ngày 29 tháng 11 năm 2011) TÓM TẮT: FPGA ñã và ñang chiếm ưu thế trong việc làm phương tiện hiệu quả ñể cung cấp khả năng làm mẫu và hiện thực nhanh chóng các mạch số với chi phí kỹ thuật thấp. Tuy vậy, hầu hết các loại FPGA cũng như quy trình thiết kế và hiện thực FPGA hiện tại không hỗ trợ cho việc hiện thực mạch bất ñồng bộ bởi vì thiếu những phần tử cơ bản của mạch bất ñồng bộ như cổng Muller. Nghiên cứu này sẽ trình bày hai phương pháp hiệu quả ñể hiện thực vi mạch bất ñồng bộ trên các loại FPGA dạng Look-Up Table (LUT). Hai phương pháp này ñược xây dựng dựa trên kỹ thuật xây dựng những cổng Muller không nhiễu trong hai thư viện ở hai mức HDL và EDIF. Các ràng buộc về thời gian và/hoặc ràng buộc về vị trí ñược sinh ra tự ñộng ñể bắt buộc công cụ hiện thực FPGA ánh xạ các phần tử này lên các khối luận lý thích hợp của FPGA. Các họ FPGA dạng LUT của Xilinx và Altera có thể ñược dùng ñể hiện thực mạch bất ñồng bộ bằng hai phương pháp này. Từ khóa: Mạch bất ñồng bộ, FPGA, LUT. 1. GIỚI THIỆU mới có cấu trúc mạch phù hợp với nó [[3], [4], [5]]. FPGA ñang là phương tiện chiếm ưu thế Thiết kế bất ñồng bộ ñang ñược ñầu tư và phát triển bởi vì những ưu ñiểm rõ ràng có nó so với thiết kế ñồng bộ như: không lệch xung nhịp, tiêu thụ năng lượng thấp, hiệu suất ñược tính trong trường hợp trung bình, khả năng chuyển ñổi công nghệ tốt hơn và có khả trong việc làm mẫu các mạch số. Tuy nhiên, kiến trúc của các loại FPGA thông dụng cũng như các công cụ hỗ trợ thiết kế (CAD) hiện tại không hỗ trợ mạch bất ñồng bộ. Do ñó, một phương pháp hỗ trợ hiện thực mạch bất ñồng bộ trên các loại FPGA thông thường là một ñòi năng mô-ñun hóa [[1], [2]]. Có rất nhiều công hỏi cấp thiết ñể có thể phát triển các hệ thống trình nghiên cứu xây dựng các phương pháp bất ñồng .

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.