Luận văn Thạc sĩ: Công nghệ lập trình FPGA và ứng dụng xử lý dữ liệu đa phương tiện

Nội dung của luận văn gồm phần đặt vấn đề, 3 chương, kết luận và tài liệu tham khảo: Chương 1 - Tổng quan về công nghệ FPGA, chương này trình bày tổng quan về công nghệ FPGA, các lĩnh vực ứng dụng của công nghệ này và các công cụ phát triển, hỗ trợ lập trình trên FPGA. Chương 2 - Một số kỹ thuật xử lý hình ảnh, chương này trình bày các khái niệm cơ bản về hình ảnh, các loại nhiễu và giới thiệu một số phương pháp xử lý hình ảnh. Chương 3 - Ứng dụng công nghệ FPGA xử lý dữ liệu đa phương tiện dạng ảnh. | ĐẠI HỌC QUỐC GIA HÀ NỘI TRƯỜNG ĐẠI HỌC CÔNG NGHỆ PHẠM ĐỨC HIẾU CÔNG NGHỆ LẬP TRÌNH FPGA VÀ ỨNG DỤNG XỬ LÝ DỮ LIỆU ĐA PHƯƠNG TIỆN LUẬN VĂN THẠC SĨ Hà Nội – 2016 ĐẠI HỌC QUỐC GIA HÀ NỘI TRƯỜNG ĐẠI HỌC CÔNG NGHỆ PHẠM ĐỨC HIẾU CÔNG NGHỆ LẬP TRÌNH FPGA VÀ ỨNG DỤNG XỬ LÝ DỮ LIỆU ĐA PHƯƠNG TIỆN Ngành: Công nghệ thông tin Chuyên ngành: Kỹ thuật phần mềm Mã số: 60480103 NGƯỜI HƯỚNG DẪN KHOA HỌC: TS. LÊ QUANG MINH Hà Nội 2016 I LỜI CAM ĐOAN Tôi cam đoan đây là công trình nghiên cứu do chính tôi thực hiện. Các số liệu, kết quả nêu trong luận văn là trung thực và chưa từng được ai công bố trong bất kỳ công trình nào khác. Hà Nội, ngày 26 tháng 5 năm 2016 Tác giả Phạm Đức Hiếu II LỜI CẢM ƠN Trước tiên tôi muốn gửi lời cảm ơn đến thầy giáo TS. Lê Quang Minh, người trực tiếp hướng dẫn tôi thực hiện luận văn này. Tôi cũng mong muốn bày tỏ long biết ơn đến các thầy, cô giáo Trường Đại học Công nghệ - Đại học Quốc gia Hà Nội đã tận tình dạy dỗ và tạo mọi điều kiện học tập thuận lợi cho tôi trong suốt khóa học qua. Tôi xin gửi lời cảm ơn đến gia đình, đặc biệt là bố mẹ, anh, chị và vợ tôi những người luôn hết mình yêu thương, dùi dắt và ủng hộ tôi trong cuộc sống. Cuối cùng tôi xin cảm ơn ban Giám hiệu trường Cao đẳng y tế Lạng Sơn, các anh chị em đồng nghiệp đã tạo điều kiện cho tôi tham gia và hoàn thành khóa học. Tôi xin cảm ơn các bạn của tôi, những người luôn bên cạnh động viên, giúp đỡ và đóng góp nhiều ý kiến thiết thực trong quá trình học tập và thực hiện luận văn./. Hà Nội, ngày 25 tháng 6 năm 2016 Tác giả Phạm Đức Hiếu III DANH MỤC CÁC KÝ HIỆU, TỪ VIẾT TẮT Từ viết tắt Nghĩa tiếng anh FPGA : Field-Programmable Gate Array DSP : Digital Storage Oscilloscop RAM : Ramdom Access Memory ROM : Read – only Memory DLL : Delay Locked Loop ADC : Analog-to-Digital Converter ASIC : Application-Specific Integrated Circuit CPLD : Complex Programmable Logic Device DAC : Digital - to - Analog Converter DRAM : Dynamic Ramdom Access Memory EEPROM : .

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU LIÊN QUAN
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
14    66    1    28-04-2024
16    68    2    28-04-2024
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.