Đánh giá hiệu năng của chip đa nhân với các cấp cache

Bài viết trình bày việc xây dựng mô hình rút gọn, các biểu thức tính các tham số hiệu năng và sau đó tính toán các tham số hiệu năng trên cơ sở sử dụng mạng hàng đợi đóng đa lớp công việc dạng tích (MCPFCQN) với 05 tham số: Số lượng khách hàng, thời gian chờ đợi, thời gian đáp ứng, mức độ sử dụng và thông lượng. | Đánh giá hiệu năng của chip đa nhân với các cấp cache SCIENCE TECHNOLOGY ĐÁNH GIÁ HIỆU NĂNG CỦA CHIP ĐA NHÂN VỚI CÁC CẤP CACHE EVALUATING PERFORMANCE OF CHIP MULTI-CORE WITH CACHE LEVEL Nguyễn Duy Việt1, Dư Đình Viên1,*, Phạm Văn Hải2, Vũ Ngọc Hưng3, Hồ Khánh Lâm3 CMP thương mại đều đưa vào các cấp cache bên trong chip TÓM TẮT (L1 và L2 cache). Tuy nhiên, xu hướng công nghệ CMP là Sự phát triển nhanh chóng của công nghệ chip đa nhân đã làm đổi mới tăng số lượng nhân, cũng làm tăng ảnh hưởng các thông số nhiều lĩnh vực công nghệ như điện tử - viễn thông, công nghệ thông tin. Với sự của hiệu năng như trễ truyền thông của liên kết giữa các đưa vào các tổ chức cache đa lớp, hiệu năng của chip đa nhân đã và đang được nhân, năng lượng tiêu thụ, mức tăng tốc đạt được, mạng kết nhiều nhà công nghệ và nghiên cứu quan tâm. Đã có nhiều giải pháp đánh giá nối các nhân (OCIN) [5, 6, 7], công nghệ quang của kết nối hiệu năng của các chip đa nhân. Trong bài báo này, nhóm tác giả xây dựng mô OCIN [8], số luồng mà một nhân có thể xử lý, hiệu năng của hình rút gọn, các biểu thức tính các tham số hiệu năng và sau đó tính toán các cache trong CMP [9, 10], các tổ chức cache [11] và các chính tham số hiệu năng trên cơ sở sử dụng mạng hàng đợi đóng đa lớp công việc dạng sách thay thế cache của CMP. Để đạt được một vài thông số tích (MCPFCQN) với 05 tham số: Số lượng khách hàng, thời gian chờ đợi, thời gian hiệu năng trên cần đến các giải pháp công nghệ phức tạp đáp ứng, mức độ sử dụng và thông lượng. Kết quả cho thấy rằng khi số cấp cache cho thiết kế và chế tạo CMP. Bài báo đưa ra một giải pháp tăng lên, các tham số: số lượng khách hàng, thời gian chờ đợi, mức độ sử dụng và mô hình hóa CMP với các cấp cache sử dụng MCPFCQN để thông lượng đều tăng lên, ngược lại, thời gian đáp ứng giảm xuống. phân tích và đánh giá hiệu năng của CMP. Từ khóa: Chip đa nhân, mạng hàng đợi đóng dạng tích đa lớp công việc 2. GIẢI PHÁP ĐỀ XUẤT (MCPFCQN), .

Không thể tạo bản xem trước, hãy bấm tải xuống
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
22    213    1    26-04-2024
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.