Bài giảng "Điện tử công nghiệp - Chương 4 Thiết kế hệ điều khiển dùng PLC" có nội dung trình bày về trình tự các bước thiết kế; Lập trình cho hệ điều khiển logic dùng PLC; Giản đồ hình thang (LAD). Mời các bạn cùng tham khảo! | Chương 4 Thiết kế hệ điều khiển dùng PLC . Trình tự các bước thiết kế om Bước 1 Mô tả bài toán .c Bước 2 Thống kê thiết bị vào ra ng co Bước 3 Chọn thiết bị an Bước 4 Thiết lập cấu hình của hệ điều khiển logic th Bước 5 Địa chỉ hóa vào ra ng Bước 6 Xây dựng phần mềm o du Bước 7 Chạy mô phỏng u Bước 8 Chạy công nghệ cu Bước 9 Lưu giữ phần mềm Bước 10 Xây dựng tài liệu 1 https tailieudientucntt Bước 1 Mô tả bài toán Mô tả bài toán có thể ở dạng 1 hàm biểu thức logic có thể ở dạng đồ om thị thời gian .c Trong trường hợp tổng quát mô tả bài toán là một đoạn văn bản. Đây ng là cách phổ biến nhất vì nó tương ứng với yêu cầu của người sử dụng. co Người thiết kế phải chuyển được từ ngôn ngữ văn bản thành ngôn ngữ an th điều khiển hàm logic bảng đồ thị thời gian . ng Yêu cầu cơ bản của bước này là phải mô tả 1 cách đầy đủ và chính o du xác các yêu cầu của bài toán. u cu 2 https tailieudientucntt Bước 2 Thống kê thiết bị vào ra Trên cơ sở các yêu cầu đã có ở bước 1 người thiết kế phải thống kê om đầy đủ chủng loại và kiểu của các thiết bị vào ra. .c Các thiết bị vào ra thông thường là thiết bị tiêu chuẩn được mô tả ng trong các tài liệu kỹ thuật. co an VD thiết bị vào ra kiểu 1 chiều 24 VDC 48 VDC th Thiết bị vào kiểu xoay chiều điện áp 110 VAC ng Thiết bị ra một chiều xoay chiều o du u cu 3 https tailieudientucntt Bước 3 Chọn thiết bị Chọn họ PLC sẽ sử dụng khi thiết kế xuất phát từ các yêu cầu kỹ om thuật yêu cầu kinh tế và khả năng hỗ trợ về giải pháp của nhà cung .c cấp thiết bị. ng Chọn các thành phần cấu trúc của hệ thống bao gồm các thiết bị bảng co mạch Bus nguồn CPU các module vào ra và các thiết bị phụ trợ. an Lưu ý chọn CPU phải đảm bảo về tốc độ xử lý đáp ứng yêu cầu công th nghệ dung lượng bộ nhớ chương trình và dữ liệu. o ng Các module vào ra phải có tổng số đầu vào ra và kiểu phù hợp với số du đầu vào ra đã được thống kê ở bước 2. Số khe cắm trên bảng mạch u Bus phải đủ và