Tóm tắt Luận án Tiến sĩ: Nghiên cứu các phương pháp thiết kế các anten có kích thước nhỏ và hiệu năng cao dựa trên cấu trúc siêu vật liệu

Nội dung của luận án bao gồm ba chương. Chương 1 trình bày tổng quan anten mảng và phương pháp trọng số trong thiết kế anten mảng tuyến tính. Chương 2 trình bày đề xuất giải pháp phát triển cấu trúc anten DSPD mới và ứng dụng trong thiết kế anten mảng vi dải tuyến tính và anten mảng phẳng có độ lợi cao, cấu hình nhỏ gọn, dễ chế tạo. Chương 3 trình bày các giải pháp tính toán, thiết kế anten mảng vi dải sử dụng phần tử anten DSPD và mạng tiếp điện nối tiếp hoặc song song theo phân bố Chebyshev. | ĐẠI HỌC QUỐC GIA HÀ NỘI TRƢỜNG ĐẠI HỌC CÔNG NGHỆ Tăng Thế Toan NGHIÊN CỨU CÁC PHƢƠNG PHÁP THIẾT KẾ CÁC ANTEN CÓ KÍCH THƢỚC NHỎ VÀ HIỆU NĂNG CAO DỰA TRÊN CẤU TRÚC SIÊU VẬT LIỆU Chuyên ngành Kỹ thuật Viễn thông Mã số 62 52 02 08 TÓM TẮT LUẬN ÁN TIẾN SĨ CÔNG NGHỆ KỸ THUẬT ĐIỆN TỬ TRUYỀN THÔNG Hà Nội - 2017 Công trình được hoàn thành tại Trường Đại học Công Nghệ Đại học Quốc gia Hà Nội. Người hướng dẫn khoa học . Trƣơng Vũ Bằng Giang Luận án sẽ được bảo vệ trước Hội đồng cơ sở đánh giá luận án tiến sĩ tại Trường Đại học Công Nghệ Đại học Quốc gia Hà Nội vào hồi giờ phút ngày tháng năm 2017. Có thể tìm hiểu luận án tại - Thư viện Quốc gia Việt Nam. - Trung tâm Thông tin- Thư viện Đại học Quốc gia Hà Nội. Mở đầu I. Đặt vấn đề Ngày nay các anten sử dụng trong các hệ thống truyền thông vô tuyến thế hệ mới đang đứng trước các yêu cầu cần phải được thiết kế để có hiệu năng cao và kích thước nhỏ gọn. Anten mảng vi dải với các ưu điểm dễ chế tạo nhỏ gọn dễ dàng tích hợp bề mặt và có hiệu năng chấp nhận được theo yêu cầu của hệ thống. Tuy vậy việc nghiên cứu phát triển anten mảng vi dải vẫn tồn tại nhiều thách thức như mức búp phụ SLL của mảng còn khá lớn băng thông độ lợi cũng như kích thước của anten mảng vi dải cũng cần được tiếp tục nghiên cứu phát triển để cải thiện hơn nữa những ưu điểm của hệ anten này. Nghiên cứu lí thuyết và thực nghiệm cho thấy SLL của mảng phụ thuộc chủ yếu vào trọng số của mạng tiếp điện. Do đó các giải pháp nhằm hạ thấp SLL của mảng thường tập trung vào việc sử dụng trọng số để tính toán thiết kế mạng tiếp điện. Bên cạnh đó những vấn đề về tối ưu hóa vị trí các phần tử anten bức xạ giả của mạng tiếp điện và ảnh hưởng tương hỗ giữa các phần tử bức xạ cũng là nguyên nhân dẫn đến SLL của anten mảng vi dải còn khá cao làm giảm hiệu suất làm việc của anten mảng và hệ thống. Do vậy việc nghiên cứu phát triển các giải pháp anten mảng vi dải có độ lợi cao SLL thấp kích thước nhỏ gọn khối lượng thấp vẫn đang là những vấn đề mang tính thời sự hiện nay

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU LIÊN QUAN
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
56    102    3    29-04-2024
98    71    2    29-04-2024
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.