Đề tài : Thiết kế và thi công máy chấm điểm trắc nghiệm giao tiếp máy tính (P1)

Trong lĩnh vực điện tử , chính nhu cầu của người tiêu dùng và mong muốn của nhà thiết kế , các mạch điện không ngừng được cải tiến để nâng cao khả năng sử dụng của một hệ mạch | MAY CHAM ĐIỂM TRAC NGHIỆM GIAO TIỆP MAY VI TÍNH Trang 41 II. MACH GIAI ma tín hiểu điểu KHIỂN được xem là mạch trung tâm Mạch giài mà tín hiẹu điểu khiển thực rạ chỉ là mạch đẹm dư liẹu giưạ mạch ngoại vạ mạch giạo tiếp ben trong mạy tính đong thôi giải mạ cạc tín hiểu điểu khiến được truyền đến. Mạch được thiết kế theo sô đo khối sạu Sơ ĐỒ KHỐI MẠCH GIAI MA TÍN HIỆU ĐIÊU KHIÊN Mạch lấy tín hiệu trực tiếp từ card giao tiếp đưa ra sau đó cân áp ra mức logich 0 hay 1 0V hay 5V nhờ vao cac điện trở mang array . Giai ma tín hiệu điếu khiến tứ Port A thóng qua cac IC 74LS00 74LS192 va 4555 đế lấy đứờc tín hiệu điếu khiến đọng cờ bứờc truyện qua cac jumpệr đế truyện qua mach cong suất. Truyện tín hiệu cua port C sang mach quết cac tín hiệu con lai đứờc xứ ly va truyện đi. Mach sứ dung mot IC 74164 đế chot dứ liệu đau ra tín hiệu nay card giao tiệp sệ đoc vao đế xứ ly thong qua port B . Dứời đay la sờ đo mach mach Giai ma điếu khiến đòng cờ bứờc đứờc thiết kế sau khi thứ nghiệm đoi vời tứng mach lệ mach đờn thí nghiệm kiếm chứng trến tứng IC . Sinh viên Nguyễn Phước Hậu Giáo viên hướng dẫn Thay QUACH THANH HAI MAY CHAM ĐIỂM TRAC NGHIỆM GIAO TIEP MAY VI TÍNH Trang 42 Sơ Đổ MACH TRUNG TAM fj SU_RS Sinh viên Nguyễn Phước Hậu Giáo viên hướng dẫn Thay QUACH THANH HAI MAY CHAM ĐIỂM TRAC NGHIỆM GIAO TIEP MAY VI TÍNH Trang 43 Trong đó LINH KIÊN Linh kiễn Giậ trị Chức nang RNU4 1KQ Điền trở mang kềo lền cho cac tín hiều PortABC. 100nF Loc nguồn. SV1 Cang vao Port ABC tín hiều từ mạch giao tiềp. sv3 Cang vao ra trao đổi tín hiều vôi can quềt. 74LS32 Giai ma Autorềsềt. 74LS00 Giai ma tín hiều điều khiền va vong lặp. 74LS192 Tao vong lạp. 4555 Giai ma tín hiều nhị phan sang tín hiều thap phan. Truyền tín hiều điều khiền đền mach cong suất. Phan tích mạch Tín hiệu từ card giao tiếp sau khi truyền qua SV1 được các điện trở mảng RN1 RN2 RN3 va RN4 lam chuẩn mừc logic 0 hay 1 tín hiệu truyền song song chỉ truyền vôi khoang cach ngan vôi đoan đừởng truyền dai tín hiệu sề bị suy

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU LIÊN QUAN
31    1173    49
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.