ứng dụng của điện tử công suất, chương 12

Vấn đề thiết kế mạch khuếch đại dùng FET ở đây giới hạn ở chỗ tìm các điều kiện phân cực, các trị số của linh kiện thụ động để có được độ lợi điện thế mong muốn. Thí dụ: Thiết kế mạch khuếch đại phân cực tự động dùng JFET như hình sao cho độ lợi điện thế bằng 10. RG nên chọn khá lớn ñể không làm giảm tổng trở vào của mạch. Thí dụ ta có thể chọn RG= 10MΩ | Chương 12 THIẾT KẾ MẠCH KHUẾCH ĐẠI DÙNG FeT Vấn nề thiết kế mạch khuếch nại dùng FET ở nây giới hạn ở chỗ tìm các niều kiện phân cực các trị số của linh kiện thụ nộng nể có nược nộ lợi niện thế mong muốn. Thí dụ Thiết kế mạch khuếch nại phân cực tự nộng dùng JFET như hình sao cho nộ lợi niện thế bằng 10. Bàil Xác mnh Id VdS Vd và Vs của mạch hình I Bài2 Ở mạch hình cho VDS 8v. Xác ñmh Id Vd Vs Bài 3 Hãy thiết kế một mạch phân cực tự nộng dùng JFET có IDSS 8mA VGS off -6v và mểm mều hành Q ở IdQ 4mA với nguồn cung cấp VDD 14v. Chọn Rd 3RS. Bài 4 Thiế kế một mạch phân cực bằng cầu chia mện thế dùng DE-MOSFET với IDSS 10mA VGS off -4v có mểm mều hành Q ở IdQ và dùng_nguồn cấp mện VDD 24v. Chọn VG 4v vàRD vớiR1 22MQ A Bài5 Tính Zi Zo và Av của mạch mện hình Bài6 Xác mnh giá trị của RD và RS trong mạch mện hình khi ñược phân cực ở VGSQ 1 2VGS off .

Không thể tạo bản xem trước, hãy bấm tải xuống
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.