Tổng quan về vi điều khiển, chương 5

Các thanh ghi có địa chỉ 80H, 90H, A0H, B0H: Đây là các thanh ghi kiểm tra và điều khiển mức logic của các Port, có thể truy xuất và xác lập các thanh ghi này với địa chỉ byte hoặc tên riêng lần lượt là P0, P1, P2, P3 tương ứng với các Port xuất. Chẳng hạn để tất cả các chân của Port 0 lên mức logic 1, cần làm cho các bit của thanh ghi có địa chỉ 80H lên mức 1. ghi A Thanh ghi A là thanh ghi quan trọng, dùng để lưu trữ. | Chương 5 TÌM HIỂU MỘT SÔ Ô NHỚ CÓ CHỨC NĂNG ĐẶC BIỆT thanh ghi có địa chỉ80H 90H A0H B0H Đây là các thanh ghi kiểm tra và điều khiển mức logic của các Port có thể truy xuất và xác lập các thanh ghi này với địa chỉ byte hoặc tên riêng lần lượt là P0 P1 P2 P3 tương ứng với các Port xuất. Chẳng hạn để tất cả các chân của Port 0 lên mức logic 1 cần làm cho các bit của thanh ghi có địa chỉ 80H lên mức 1. ghi A Thanh ghi A là thanh ghi quan trọng dùng để lưu trữ các toán hạng và kết quả của phép tính. Thanh ghi A có độ dài 8 bits có địa chỉ là E0H. . thanh ghi B Thanh ghi B ở địa chỉ F0H được dùng với thanh ghi A để thực hiện các phép toán số học. Khi thực hiện lệnh chia với thanh ghi A số dư được lưu trữ ở thanh ghi B. Ngoài ra thanh ghi B còn được dùng như một thanh ghi đệm có nhiều chức năng. trỏ ngăn xếp SP địa chỉ 81H Con trỏ ngăn xếp SP là một thanh ghi có địa chỉ 81H giá trị của nó được tăng giảm tự động khi thực hiện các lệnh PUSH CALL POP con trỏ SP dùng quản lí và xử lí các nhóm dữ liệu liên trị mặc định của SP là 07H. . Con trỏ dữ liệu DPTR. Con trỏ dữ liệu DPTR là thanh ghi 16 bit duy nhất của Vi điều khiển được tạo thành từ hai thanh ghi DPL byte thấp-địa chỉ byte 82H và DPH byte cao-địa chỉ byte 83H . Hai thanh ghi DPL và DPT có thể truy xuất độc lập bởi người sử dụng. Con trỏ dữ liệu DPTR thường được sử dụng khi truy xuất dữ liệu từ bộ nhớ ROM hoặc bộ nhớ từ bên ngoài. ghi trạng thái chương trình PSW địa chỉ byte D0H BIT ĐỊA CHỈ BIT KÍ HIỆU CHỨC NĂNG D7H C hoặc Cy Cờ nhớ D6H AC Cờ nhớ phụ D5H F0 Cờ 0 hay cờ Zero D4H RS1 Bit lựa chọn dãy thanh ghi D3H RS0 Bit lựa chọn dãy thanh ghi D2H 0V Cờ tràn với phép tính liên quan đến số nhị phân có dấu D1H - Chưa được thiết kế để sử dụng D0H P Cờ chẵn lẻ Chức năng từng bit trong thanh trạng thái PSW Cờ nhớ C Cờ được sử dụng trong các lệnh toán học C 1 nếu phép toán cộng xảy ra tràn hoặc phép trừ có mượn

Không thể tạo bản xem trước, hãy bấm tải xuống
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.