Tham khảo tài liệu 'điện tử - kỹ thuật mạch điện tử (phần 2) part 14', kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | - Cũng như các phần tử NO OR AND có thể thực hiện phần tử NAND bằng nhiều cách khác nhau dựa trên các công nghệ chế tạo bán dẫn loại điện trở tranzito - logic RTL loại điôt tranzito - logic DTL loại tranzito - tranzito - logic TTL hay công nghệ CMOS. Để minh họa hình đưa ra một phần tử NAND dựa trên công nghệ TTL sử dụng loại tranzito nhiều cực emitơ có ưu điểm là bảo đảm mức logic tác động nhanh và khả năng tải lớn. Hình Nguyên lý xây dựng phần tử NAND loại TTL Hình Phần từ logic NAND TTL thực tế có đầu vào điều khiển loại 3 trạng thái ra ổn định 232 Với mạch khi tất cả các lối vào có điện áp cao x1 x2 x3 1 T1 khóa Ucm Ub2 ở mức cao làm T2 mở Fnand 0. Nếu chỉ một trong các lối vào có mức điện áp thấp tiếp giáp emitơ - bazơ tương ứng của T1 mở làm mất dòng IB2 nên T2 khóa FNAND 1. Thực tế T2 được thay bằng 1 mạch ra dạng đẩy kéo tương tự hình cho dòng ra lớn tăng khả năng tải và chống nhiễu. Khi T2 khóa T3 cũng khóa do UE2 0 Fnand 1 nhờ bộ lặp lại cực emitơ T4 trở kháng ra thấp tăng khả năng chịu tải cho toàn mạch. Khi T2 mở T3 mở T4 khóa D tách nhánh T4 khỏi mạch ra Fnand 0 mức ra cỡ 0 1V . - Để điều khiển tầng ra có thể dùng một lối vào đặc biệt khi uđk 0 mức thấp T3 T4 đều bị khóa trạng thái ổn định thứ 3 của sơ đồ còn gọi là trạng thái trở kháng cao . Khi uđk ở mức cao điôt D1 khóa sơ đồ làm việc bình thường như đã phân tích ở trên với hai trạng thái ổn định còn lại. Tín hiệu uđk được gọi là tín hiệu chọn vỏ CS tạo khả năng cho phép lúc CS 1 hay không cho phép lúc CS 0 mạch NAND làm việc điều này đặc biệt thuận lợi khi phải điều khiển nhiều NAND làm việc chung với 1 lối ra. e - Phần tử hoặc - phủ định NOR gồm nhiều đầu vào biến một đầu ra thực hiện hàm logic hoặc - phủ định Fnor X1 x2 Xg . xn 3-74 FNor 1 khi mọi biến vào có trị số 0 và Fnor 0 trong các trường hợp còn lại. Bảng trạng thái kí hiệu quy ước và giản đồ thời gian minh họa của Fnor với n 2 cho trên hình . X1 X2 Fnor 0 0 1 0 1 0 1 a 0 0 1 1 0 b Fnor Hình Bảng .