Trộn lẫn thành phần Hardware và Software part 4

Bộ phận bin và độ nhạy bin cho lựa chọn hiện thực bin Ở hình 12 vùng đánh dấu S1 và S2 có độ dốc bằng nhau cùng độ nhạy bin .Trong trường hợp nầy bin B1 gần với H T thì được chọn hơn là B2 nó đáp ứng làm nhỏ không gian của node T . Một cách tổng quát giá trị độ nhạy bin là trọng số của không gian node T .Trong trường hợp đặc biệt độ nhạy bin trọng số là đồ thị có được bởi nhân độ nhạy bin ở mỗi node j với. | http Lt Ht Lt Ht b t d BS B S BSmax 0 Hình 11 BO phận bin va độ nhay bin cho lựa chon hiện thực bin Ớ hình 12 vùng đanh dấu S1 va S2 cộ độ do c bang nhau cùng độ nhậy bin .Trong trựơng hợp nay bin B1 gan vôi Ht thì đựỢc chon hơn la B2 no đap ựng lam nho không gian cua node T Mọt cach tong quat gia trị đo nhay bin la trong so cua khong gian node T .Trong trựơng hợp đặc biệt đo nhay bin trong so la đo thị co đựỢc bơi nhan đo nhay bin ợ moi node j vơi ahTH ahTj hình 12c . BS b weighted Bin sesitivity c Lt B2 B1 Ht Lt Bt Ht Hình 12 Weighted bin sensitivity đo nhay bin trong so Tom lai chiến lựỢc lựa chon hiên thực bin đựỢc tính toan bang đo nhay bin trong so va tạp BT se cho đo nhay bi lơn nhất .Giải thuât co đo phực tap O B INI IAI . Procedure bin_selection Input Nfixed fixed nodes Nfreeh free11 nodes T tagged node vơi anh xa MT hardware cong nhân Đựơng cong hiẹn thực hardware CHT hardware implementation curve Output Bt S1 tính toan BFCt http 52 tính toan độ nhay bin BS 53 tính toan độ nhay bin trong sói 54 xấc định bin BT tương ứng bin co đo nhay trong lơn nhất . Trong phan tiếp theo se đứa ra anh xa va lứa chon hiện thức bin bang giải thuật MIBS giai quyết vấn đế phan chia mơ rông P2 Vấn đế phan chia mơ rọng giai thuất MIBS Agorithm MIBS Input V i e N CHi CSi Ei extremity measure vấ Ri repeller measure . Gia truyen nhân giao tiếp hardware software ahcomm ascomm va tcomm .rang buoc AH AS va D Output V i e N anh xa Mi Mi e hardware software hiẹn thức bin BT va thơi gian bat đau ti . Khơi tao Nfixed fixed nodes f Nfree free nodes N . Tính toấn gia trị trung bình khong gian thơi gian cho tất ca nodes trong hardware va software . Procedure While INfreeI 0 51 Xấc định Mi vấ ti cho tất cấ i e Nfree 511 for tất cấ i e Nfree thiết lap gia trị khong gian va thơi gian trung bình cho chung . 512 sứ dung GCLP tính toan Mi va ti cho i e Nfree . 52 xấc định tap nodes sấn sang NR . 53 lứa chon tagged node T T e NR sứ dung đo lứơng cap bach

Không thể tạo bản xem trước, hãy bấm tải xuống
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.