Các phần tử nhớ cơ bản niệm chung Nh- đã nói, mạch dãy là mạch có tín hiệu ra không chỉ phụ thuộc vào tín hiệu vào mà còn phụ thuộc vào trạng thái trong của mạch, nghĩa là mạch có khả năng l-u trữ để nhớ trạng thái. Các phần tử nhớ cơ bản để tạo thành mạch dãy đ-ợc gọi là các flip-flop (mạch bập bênh), chúng là các phần tử nhớ đơn bit vì chỉ có khả năng nhớ đ-ợc 1 chữ số nhị phân. . | BomonKTDT-ĐHGTVT PHẦN III MẠCH DÃy 71 PTH-DTT CHƯƠNG 7 CÁC PHẦN TỬ NHỚ CƠ BẢN I. KHÁI NIỆM CHUNG Như đã nói mạch dãy là mạch có tín hiệu ra không chỉ phụ thuộc vào tín hiệu vào mà còn phụ thuộc vào trạng thái trong của mạch nghĩa là mạch có khả nâng lưu trữ để nhớ trạng thái. Các phần tử nhớ cơ bản để tạo thành mạch dãy được gọi là các flip-flop mạch bập bênh chúng là các phần tử nhớ đơn bit vì chỉ có khả nâng nhớ được 1 chữ số nhị phân. II. ĐỊNH NGHĨA VÀ PHẰN LOẠI 1. Định nghĩa Flip - flop FF là phần tử có khả nâng lưu trữ 1 trong 2 trạng thái là 0 hoặc 1. FF thường có nhiều đầu vào và 2 đầu ra có tính liên hợp đầu ra này là đảo Các đầu vào đkh FLIP -FLOP Q Q của đầu ra kia ký hiệu là Q và Q. Tên gọi của các đầu vào tuỳ thuộc vào từng loại FF sẽ nói cụ thể sau. Ký hiệu về tính tích cực trong mạch FF xung tích cực ở sườn xung tích cực ở sườn - xung tích cực ở mức xung tích cực ở mức - mức sườn mức - sườn - 72 BomonKTDT-ĐHGTVT 2. Phân loại FF Có thể phân loại FF theo 2 cách như sau Theo cách làm viêc 3. Biểu diễn FF Để mô tả một FF người ta có thể dùng 1 trong 3 cách sau Dùng bảng chân lý Đổ hình chuyển đổi trạng thái Phương trình đặc trưng III. CÁC LOẠI FF VÀ ĐIỀU KIỆN ĐONG BỘ 1. Flip-Flop kiểu RS RS FF là mạch Flip-Flop đơn giản nhất chỉ có 2 đầu vào điều khiển R reset -xoá và S set - thiết lập RS-FF có thể được xây dựng từ 2 cổng NAND hay 2 cổng NOR. Hình dưới đây chỉ ra bảng trạng thái rút gọn và sơ đổ của mạch với các cổng NAND và ký hiêu của RS - FF Qn last State X indefinite State R S là các đầu vào điều khiển Qn là trạng thái của FF tại thời điểm hiên tại t Q là trạng thái sẽ chuyển tới của FF sau thời gian quá độ tức trạng thái của FF ở thời điểm tiếp theo Giả thiết tại thời điểm bắt đầu S 1 và R 0. Mức đầu ra của cổng 1 là thấp 0 và điều này tạo nên trạng thái cao trên đầu ra của cổng 3 Q 1 . Tuy nhiên đầu ra của cổng 2 ở mức cao bởi thế cổng 4 có cả hai đầu vào đều ở mức cao từ cổng 2 .