Giáo trình hướng dẫn phân tích ứng dụng quy trình tự động hóa với khối xử lý vi mạch tần số p8

Tham khảo tài liệu 'giáo trình hướng dẫn phân tích ứng dụng quy trình tự động hóa với khối xử lý vi mạch tần số p8', kỹ thuật - công nghệ, tự động hoá phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | khụng nờn dựng biũn trũ thụng thũũng rũt khú chũnh và khụng ũn ũũnh khi va chũm nhũ sũ bũ thay ũũi giỏ trũ . Nguyên lý hoạt động và tính toán chọn thiết bị cho khối mạch chuyển đổi và khối mạch vi xử lý. Chuơng trình điều khiển hiển thị trên LED đuợc nạp vào chíp vi xử lý 89C51. Đầu vào JP5 của khối mạch này đuợc đấu với đầu ra JH1 của khối mạch cảm biến và mạch gia công. Chân Vref đuợc nối với một mạch ổn định điện áp gồm 1 chiết áp chỉnh tinh và 1 diode Zerner. ở chân này điện áp đầu vào đuợc dùng làm điện áp tham chiếu. Quan hệ giữa điện áp Vref 2 đuợc thể hiện ở bảng . Đầu JP10 đuợc đấu với đầu JP11. Các Tranzitor đuợc sử dụng ở đây là loại pnp. org 0h sjmp loop sjmp main hienthi mov dptr bang_ma_led org 0Bh led1 ljmp ngat_timer0 mov p1 11111110b main mov sp 30h mov p2 01000110b mov tmod 01h acall delay mov tl0 low -9216 mov p2 0ffh mov th0 high -9216 acall delay setb tr0 led2 mov ie 82h mov p1 11111101b mov r2 00h mov p2 00011100b mov 12h 00h acall delay mov 13h 00h mov p2 0ffh mov 14h 00h acall delay loop acall hienthi led3 acall kiemtra_1s mov p1 11111011b Khoa cơ điện - 85 - Trường ĐHNNI_ Hà Nội mov a 14h move a @a dptr mov p2 a aeall delay mov p2 0ffh aeall delay led4 mov p1 11110111b mov a 13h move a @a dptr mov p2 a aeall delay mov p2 0ffh aeall delay led5 mov p1 11101111b mov a 12h move a @a dptr mov p2 a aeall delay mov p2 0ffh aeall delay ret delay mov r7 10h again djnz r7 again ret kiemtra_1s ejne r2 100 thoat mov r2 00h mov p0 0ffh setb elr nop nop setb again1 jb again1 elr mov a p0 mov b 100 div ab mov 12h a mov a b mov b 10 div ab mov 13h a mov 14h b setb thoat ret ngat_timer0 ine r2 mov tl0 low -9216 mov th0 high -9216 setb tr0 reti bang_ma_led db 40h 79h 24h 30h 19h 12h 2h 78h 0h 1 0h end. Khoa cơ điên - 86 - Trường ĐHNNI_ Hà Nội Nguyên lý hoạt động và tính toán chọn thiết bị cho khối mạch hiển thị. Các đầu SV1 và SV7 lần lượt được đấu với các đầu JP14 và đầu JP1 của khối mạch chuyển đổi và khối mạch vi xử lý. .

Không thể tạo bản xem trước, hãy bấm tải xuống
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.