Phần 2 bài giảng "Nhập môn mạch số - Chương 6: Mạch tuần tự" sẽ cung cấp cho người học các kiến thức: Bộ đếm bất đồng bộ (Asynchronous counters), bộ đếm đồng bộ (Synchronous counters), thanh ghi (Register). nội dung chi tiết. | Bài giảng Nhập môn mạch số: Chương - ThS. Hồ Ngọc Diễm NHẬP MÔN MẠCH SỐ CHƯƠNG 6 – PHẦN 2 Mạch tuần tự: Bộ đếm (Sequential circuit: Counters) 1 Nội dung • Bộ đếm bất đồng bộ (Asynchronous counters) – Hệ số của bộ đếm (MOD number) – Bộ đếm lên/xuống (Up/ Down counters) – Phân tích và thiết kế bộ đếm bất đồng bộ – Delay của mạch (Propagation delay) • Bộ đếm đồng bộ (Synchronous counters) – Phân tích bộ đếm đồng bộ (Analyze synchronous counters) – Thiết kế bộ đếm đồng bộ (Design synchronous counter) • Thanh ghi (Register) 2 Nội dung • Bộ đếm bất đồng bộ (Asynchronous counters) – Hệ số của bộ đếm (MOD number) – Bộ đếm lên/xuống (Up/ Down counters) – Phân tích và thiết kế bộ đếm bất đồng bộ – Delay của mạch (Propagation delay) • Bộ đếm đồng bộ (Synchronous counters) – Phân tích bộ đếm đồng bộ (Analyze synchronous counters) – Thiết kế bộ đếm đồng bộ (Design synchronous counter) • Thanh ghi (Register) 3 Bộ đếm bất đồng bộ (Asynchronous counters) 4 Bộ đếm bất đồng bộ Xem xét hoạt động của bộ đếm 4-bit bên dưới – Clock chỉ được kết nối đến chân CLK của FF A – J và K của tất cả FF đều bằng 1 – Ngõ ra Q của FF A kết nối với chân CLK của FF B, tiếp tục kết nối như vậy với FF C, D. Bảng sự thật FF-J_K – Ngõ ra của các FF D, C, B và A tạo thành bộ đếm 4-bit binary với D có trọng số cao nhất (MSB) Note: * tất cả ngõ vào J và K của các FF được đưa vào mức 1 5 Bộ đếm bất đồng bộ Sau cạnh xuống của xung CLK thứ 16, bộ đếm sẽ quay trở lại trạng thái ban đầu Bảng sự thật FF-J_K DCBA = 0000 6 Bộ đếm bất đồng bộ • Các FFs không thay đổi trạng thái đồng bộ với