Một số mạch-vi mạch cần cho Robot .chương 7 .mạch logic tổ hợp

Đặc điểm cơ bản của mạch tổ hợp Trong mạch số, mạch tổ hợp là mạch mà trị số ổn đinh của tín hiệu ra ở thời điểm bất kỳ chỉ phụ thuộc vào tổ hợp các giá trị tín hiệu đầu vào ở thời điểm tr-ớc đó. Trong mạch tổ hợp, trạng thái mạch điện tr-ớc thời điểm xét – tr-ớc khi có tín hiệu đầu vào – không ảnh h-ởng đến tín hiệu đầu ra. Đặc điểm cấu trúc mạch tổ hợp là đ-ợc cấu trúc từ các cổng logic. . | MẠCH LOGIC TỔ HỢP I. Đác điểm cơ bán cùa mach tổ hơp Trong mạch số mạch tổ hơp là mạch mà trị số ổn đinh cùa tín hiệu ra ở thời điểm bất kỳ chỉ phụ thuộc vào tổ hơp các giá trị tín hiệu đầu vào ở thời điểm tr- ớc đó. Trong mạch tổ hơp trạng thái mạch điện tr-ớc thời điểm xét tr-ớc khi có tín hiệu đầu vào không ánh h-ởng đến tín hiệu đầu ra. Đác điểm cấu trúc mạch tổ hơp là đ- ơc cấu trúc từ các cổng logic. II. Ph-ơng pháp biểu diễn và phân tích chức năng logic 1. Ph- ơng pháp biểu diễn chức năng logic Các ph- ơng pháp th- ờng dùng để biểu diễn chức năng logic cùa mạch tổ hơp là hàm số logic báng chân lý sơ đổ logic báng Karnaugh cũng có thể biểu diễn bằng đổ thị thời gian dạng sóng. Đối với vi mạch cỡ nhỏ SSI th- ờng biểu diễn bằng hàm logic. Đối với cỡ vừa th-ờng biểu diễn bằng báng chân lý hay là báng chức năng. Báng chức năng dùng hình thức liệt kê với mức logic cao H và mức logic thấp L để mô tá quan hệ logic giữa tín hiệu đầu ra với tín hiệu đầu vào cùa mạch điện đang xét. Chỉ cần thay giá trị logic cho trạng thái trong báng chức năng thì ta có báng chân lý t-ơng ứng. X x2 Hình - Sơ đổ khối mạch tổ hợp Nh- hình cho thấy th- ờng có nhiều tín hiệu đầu vào và nhiều tín hiệu đầu ra. Một cách tổng quát hàm logic của tín hiệu đầu ra có thể viết d-ới dạng Z1 fi Xi x2 Xn Z2 f2 x1 x2 Xn Zm fm Xi X2 Xn Cũng có thể viết d-ới dạng đại l-ợng vectơ nh- sau Z F X 2. Ph- ơng pháp phân tích chức năng logic Các b-ớc phân tích bắt đầu từ sơ đổ mạch logic đã cho để cuối cùng tìm ra hàm logic hoặc bảng chân lý. Viết biểu thức tuần tự từ đầu vào đến đầu ra hoặc cũng có thể ng-ợc lại viết ra biểu thức hàm logic của tín hiệu đầu ra. Rót gọn khi cần thiết thì rót gọn đến tối thiểu biểu thức ở trên bằng ph- ơng pháp đại số hay ph-ơng pháp hình vẽ. Vẽ bảng sự thật khi cần thiết thì tìm ra bảng sự thật bằng cách tiến hành tính toán các giá trị hàm logic tín hiệu đầu ra t- ơng ứng với tổ hợp có thể của các giá trị tín hiệu đầu vào. III. Ph- ơng pháp thiết kế logic mạch tổ .

Không thể tạo bản xem trước, hãy bấm tải xuống
TÀI LIỆU LIÊN QUAN
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.