GIÁO TRÌNH VI XỬ LÝ_TẬP LỆNH MCS-51

Tham khảo tài liệu 'giáo trình vi xử lý_tập lệnh mcs-51', kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | Tập lệnh MCS-51 Tập lệnh MCS-51 Giới thiệu Lệnh của 8051 được thiết kế với opcode 8 bit có khả năng mã hóa 256 lệnh khác nhau Thực tế có 255 lệnh với một tổ hợp không được định nghĩa Ngoài opcode một lệnh có thể có thêm 1 hoặc 2 byte để mã hóa chế độ địa chỉ - 139 lệnh 1 byte - 92 lệnh 2 byte - 24 lệnh 3 byte 2 Tập lệnh MCS-51 Các chế độ địa chỉ Cho phép xác định nơi cất giữ data của lệnh Co 6 chế độ địa chỉ trong MCS-51 - Trực tiếp - Gián tiếp - Tức thì - Thanh ghi - Thanh ghi định trước - Chỉ số 3 Tập lệnh MCS-51 Chế độ địa chỉ trực tiếp Direct addressing Địa chỉ của toán hạng được chỉ ra bởi 8 bit trong trường địa chỉ của code lệnh Áp dụng cho - Internal RAM - SFRs 4 Tập lệnh MCS-51 Chế độ địa chỉ gián tiếp Indirect addressing Lệnh chỉ ra một thanh ghi có chứa địa chỉ của toán hạng Các thanh ghi sử dụng trong chế độ địa chỉ gián tiếp - R0 và R1 - SP - DPTR Áp dụng cho - Internal RAM - External data memory 5 Tập lệnh MCS-51 Chế độ thanh ghi Register addressing Một số lệnh có toán hạng là các thanh ghi Các thanh ghi R0 và R7 được mã hóa bởi 3 bit trong trường opcode thay vì phải mã hóa 8 bit trong trường địa chỉ 6 Tập lệnh .

Bấm vào đây để xem trước nội dung
TỪ KHÓA LIÊN QUAN
TÀI LIỆU MỚI ĐĂNG
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.