Đang chuẩn bị liên kết để tải về tài liệu:
Giáo trình vi xử lý và cấu trúc máy tính part 9

Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG

Tham khảo tài liệu 'giáo trình vi xử lý và cấu trúc máy tính part 9', công nghệ thông tin, phần cứng phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả | Thanh ghi IRR ghi nhố các yêu cầu ngát có tại đầu vào IRị. Thanh ghi ISR ghi nhớ các yêu cầu ngát dang được phục vụ trong số các yêu cầu ngắt IRị. Thanh ghi IMR ghi nhớ mặt nạ ngắt đối vói các yêu cầu ngắt IR . Logic điều khiển khối này có nhiệm vụ gửi yêu cầu ngắt tới INTR của 8086 khi có tín hiệu tại các chân IRi và nhận trả lời chấp nhận yêu cầu ngắt INTA từ CPU để rồi điều khiển việc đưa ra kiểu ngắt trên bus dư liệu. Đệm bus dũ liệu dùng để phối ghép 8259A với bus dữ liệu của CPU. Logic điểu khiển ghi đọc dùng cho việc ghi các từ điều khiển và đọc các từ trạng thái của 8259A. Khôi đệm nối tầng và so sánh ghi nhó và so sánh số hiệu của các mạch 82Õ9A có mặt trong hệ vi xử lý. 6.4.2. Cóc tín hiệu cùa 8259A Một số tíh hiệu trong mạch 8259A có tên giống như các tín hiệu tiêu chuẩn của hệ vi xử lý 8086. Ta có thể thấy rõ và hiểu được ý nghĩa của chúng ngay trên hinh. 6.4. Ngoài các tín hiệu này ra còn có một sô tín hiệu đặc biệt khác của 8259A đó là CASu - CAS2 I O là các dầu vào đôì với các mạch 8259A thợ hoặc các đầu ra của mạch 8259A chủ dùng khi cần nối tầng để tăng thêm các yêu cầu ngắt cần xử lý. SP EN I O khi 8259A làm việc ở chế độ không có đệm bus dữ liệu thì dây là tín hiệu vào dùng lập trình đê biến mạch 8259A thành mạch thọ SP - 0 hoặc mạch chủ SP 1 khi 8259A làm việc trong hệ vi xử lý ỏ chế độ có đệm bus dữ liệu thì chân này là tín hiệu ra EN dùng mỏ đệm bus dữ liệu để 8086 và 8259A thông vào bus dữ liệu hệ thống lúc này việc định nghĩa mạch 8259A là chủ hoặc thợ phải thực hiện thông qua từ điểu khiển khởi đầu 1CW4. 1NT OJ Tín hiệu yêu cầu ngắt đê n chân INTR của CPU 8086. INTA IỊ Nối với tín hiệu báo chấp nhận ngắt 1NTA của CPU. PIC 8259A chủ ở chế độ không đệm nổì với CPU 8086 ở chế độ MIN. Trên hình 6.5 là sơ đồ nối mạch PIC 8259A làm việc dộc lập mạch chủ vối bus của CPU 8086 làm việc d chế độ MIN. 152 Hỉnh 6.5. Nối bus 8086 chê độ MIN với PIC 8259A địa chỉ cổng FE-FFH 153 Nếu hệ vi xử lý 8086 làm việc ở chế độ MAX thường ta phải dùng mạch điều .

Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.