Báo cáo tài liệu vi phạm
Giới thiệu
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Sức khỏe - Y tế
Văn bản luật
Nông Lâm Ngư
Kỹ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
THỊ TRƯỜNG NGÀNH HÀNG
NÔNG NGHIỆP, THỰC PHẨM
Gạo
Rau hoa quả
Nông sản khác
Sữa và sản phẩm
Thịt và sản phẩm
Dầu thực vật
Thủy sản
Thức ăn chăn nuôi, vật tư nông nghiệp
CÔNG NGHIỆP
Dệt may
Dược phẩm, Thiết bị y tế
Máy móc, thiết bị, phụ tùng
Nhựa - Hóa chất
Phân bón
Sản phẩm gỗ, Hàng thủ công mỹ nghệ
Sắt, thép
Ô tô và linh kiện
Xăng dầu
DỊCH VỤ
Logistics
Tài chính-Ngân hàng
NGHIÊN CỨU THỊ TRƯỜNG
Hoa Kỳ
Nhật Bản
Trung Quốc
Hàn Quốc
Châu Âu
ASEAN
BẢN TIN
Bản tin Thị trường hàng ngày
Bản tin Thị trường và dự báo tháng
Bản tin Thị trường giá cả vật tư
Tìm
Danh mục
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Y tế sức khỏe
Văn bản luật
Nông lâm ngư
Kĩ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
NGÀNH HÀNG
NÔNG NGHIỆP, THỰC PHẨM
Gạo
Rau hoa quả
Nông sản khác
Sữa và sản phẩm
Thịt và sản phẩm
Dầu thực vật
Thủy sản
Thức ăn chăn nuôi, vật tư nông nghiệp
CÔNG NGHIỆP
Dệt may
Dược phẩm, Thiết bị y tế
Máy móc, thiết bị, phụ tùng
Nhựa - Hóa chất
Phân bón
Sản phẩm gỗ, Hàng thủ công mỹ nghệ
Sắt, thép
Ô tô và linh kiện
Xăng dầu
DỊCH VỤ
Logistics
Tài chính-Ngân hàng
NGHIÊN CỨU THỊ TRƯỜNG
Hoa Kỳ
Nhật Bản
Trung Quốc
Hàn Quốc
Châu Âu
ASEAN
BẢN TIN
Bản tin Thị trường hàng ngày
Bản tin Thị trường và dự báo tháng
Bản tin Thị trường giá cả vật tư
Thông tin
Tài liệu Xanh là gì
Điều khoản sử dụng
Chính sách bảo mật
0
Trang chủ
Luận Văn - Báo Cáo
Báo cáo khoa học
báo cáo hóa học:" Research Article An FPGA Implementation of a Parallelized MT19937 Uniform Random Number Generator"
Đang chuẩn bị liên kết để tải về tài liệu:
báo cáo hóa học:" Research Article An FPGA Implementation of a Parallelized MT19937 Uniform Random Number Generator"
Linh Trang
75
6
pdf
Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG
Tải xuống
Tuyển tập báo cáo các nghiên cứu khoa học quốc tế ngành hóa học dành cho các bạn yêu hóa học tham khảo đề tài: Research Article An FPGA Implementation of a Parallelized MT19937 Uniform Random Number Generator | Hindawi Publishing Corporation EURASIP Journal on Embedded Systems Volume 2009 Article ID 507426 6 pages doi 10.1155 2009 507426 Research Article An FPGA Implementation of a Parallelized MT19937 Uniform Random Number Generator Vinay Sriram and David Kearney University of South Australia Reconfigurable computing Laboratory School of Computer and Information Science Mawson Lakes Campus Adelaide SA 5085 Australia Correspondence should be addressed to Vinay Sriram srivb001@students.unisa.edu.au Received 20 August 2008 Revised 16 February 2009 Accepted 21 April 2009 Recommended by Miriam Leeser Recent times have witnessed an increase in use of high-performance reconfigurable computing for accelerating large-scale simulations. A characteristic of such simulations like infrared IR scene simulation is the use of large quantities of uncorrelated random numbers. It is therefore of interest to have a fast uniform random number generator implemented in reconfigurable hardware. While there have been previous attempts to accelerate the MT19937 pseudouniform random number generator using FPGAs we believe that we can substantially improve the previous implementations to develop a higher throughput and more areatime efficient design. Due to the potential for parallel implementation of random numbers generators designs that have both a small area footprint and high throughput are to be preferred to ones that have the high throughput but with significant extra area requirements. In this paper we first present a single port design and then present an enhanced 624 port hardware implementation of the MT19937 algorithm. The 624 port hardware implementation when implemented on a Xilinx XC2VP70-6 FPGA chip has a throughput of 119.6 X 109 32 bit random numbers per second which is more than 17x that of the previously best published uniform random number generator. Furthermore it has the lowest area time metric of all the currently published FPGA-based pseudouniform random number generators.
TÀI LIỆU LIÊN QUAN
Báo cáo hóa học: " Article ID 598038, 10 pages doi:10.1155/2008/598038 Research Article Hybrid Polling Method for Direct Link Communication for IEEE 802.11 Wireless LANs Woo-Yong Choi"
Báo cáo hóa học: "Research Article Decentralized Turbo Báo cáo hóa học: "Bayesian Compressed Sensing with Application to UWB Systems"
Báo cáo hóa học: "Research Article On a Conjecture for a Higher-Order Rational Difference Equation"
Báo cáo hoa học: "Research Article Dynamic Analysis of Stochastic Reaction-Diffusion Cohen-Grossberg Neural Networks with Delays"
Báo cáo hoa học: " Research Article On Boundedness of Solutions of the Difference Equation xn 1 pxn qxn−1 / 1 xn for q 1 p 1"
Báo cáo hoa học: "Research Article Bounds for Certain New Integral Inequalities on Time Scales"
Báo cáo hoa học: "Research Article An Extension to Nonlinear Sum-Difference Inequality and Applications"
Báo cáo hoa học: " Research Article Asymptotic Behavior of Impulsive Infinite Delay Difference Equations with Continuous Variable"
Báo cáo hoa học: "Research Article On the Superstability Related with the Trigonometric Functional Equation"
Báo cáo hoa học: " Research Article Permanence of a Discrete n-Species Schoener Competition System with Time Delays and Feedback Controls"
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.