Đang chuẩn bị liên kết để tải về tài liệu:
Bài giảng Thiết kế luận lý 1: Chương 5 - Nguyễn Quang Huy (tt)

Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG

Bài giảng "Thiết kế luận lý 1 - Chương 5: Flip-Flop và mạch tuần tự" cung cấp cho người học các kiến thức: Giới thiệu mạch tuần tự, Flip-Flop NAND, NOR, clocked Flip-Flop, Flip-Flop với ngõ nhập bất đồng bộ,. . | Bài giảng Thiết kế luận lý 1: Chương 5 - Nguyễn Quang Huy (tt) dce 2014 Khoa KH & KTMT Bộ môn Kỹ Thuật Máy Tính CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Tài liệu tham khảo • “Digital Systems, Principles and Applications”, 11th Edition, Ronald J. Tocci, Neal S. Widmer, Gregory L. Moss 4/22/2014 Logic Design 1 ©2014, CE Department 2 CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Flip-Flop và mạch tuần tự CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Nội dung • Giới thiệu mạch tuần tự • Flip-Flop NAND, NOR • Clocked Flip-Flop • Flip-Flop với ngõ nhập bất đồng bộ • Các vấn đề về thời gian 4/22/2014 Logic Design 1 ©2014, CE Department 4 CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Giới thiệu • Mạch tổ hợp không có bộ nhớ • Hầu hết các hệ thống được tạo thành từ mạch tổ hợp và các phần tử nhớ 4/22/2014 Logic Design 1 ©2014, CE Department 5 CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Giới thiệu (tt) • Phần mạch tổ hợp nhận tín hiệu từ input ngoài và từ output của các phần tử nhớ (memory elements). • Output của hệ thống là một hàm chức năng lấy tín hiệu input ngoài và thông tin từ các phần tử nhớ. • Phần tử nhớ quan trọng nhất là flip-flop (FF) (được tạo ra từ các cổng logic). – Bản thân cổng logic không có khả năng nhớ – FF: kết nối các cổng logic theo cách mà thông tin có thể được lưu trữ 4/22/2014 Logic Design 1 ©2014, CE Department 6 CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 Giới thiệu (tt) • FF có 2 trạng thái SET : Q=1, Q’=0 - trạng thái HIGH hoặc 1. CLEAR/RESET: Q=0, Q’=1 - trạng thái LOW hoặc 0 FF còn có tên gọi khác là Latch (cài) 4/22/2014 Logic Design 1 ©2014, CE Department 7 CuuDuongThanCong.com https://fb.com/tailieudientucntt dce 2014 NAND Gate Latch • FF cơ bản nhất có thể được xây dựng từ 2 cổng NAND hoặc 2 cổng NOR

Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.