Báo cáo tài liệu vi phạm
Giới thiệu
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Sức khỏe - Y tế
Văn bản luật
Nông Lâm Ngư
Kỹ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
THỊ TRƯỜNG NGÀNH HÀNG
NÔNG NGHIỆP, THỰC PHẨM
Gạo
Rau hoa quả
Nông sản khác
Sữa và sản phẩm
Thịt và sản phẩm
Dầu thực vật
Thủy sản
Thức ăn chăn nuôi, vật tư nông nghiệp
CÔNG NGHIỆP
Dệt may
Dược phẩm, Thiết bị y tế
Máy móc, thiết bị, phụ tùng
Nhựa - Hóa chất
Phân bón
Sản phẩm gỗ, Hàng thủ công mỹ nghệ
Sắt, thép
Ô tô và linh kiện
Xăng dầu
DỊCH VỤ
Logistics
Tài chính-Ngân hàng
NGHIÊN CỨU THỊ TRƯỜNG
Hoa Kỳ
Nhật Bản
Trung Quốc
Hàn Quốc
Châu Âu
ASEAN
BẢN TIN
Bản tin Thị trường hàng ngày
Bản tin Thị trường và dự báo tháng
Bản tin Thị trường giá cả vật tư
Tìm
Danh mục
Kinh doanh - Marketing
Kinh tế quản lý
Biểu mẫu - Văn bản
Tài chính - Ngân hàng
Công nghệ thông tin
Tiếng anh ngoại ngữ
Kĩ thuật công nghệ
Khoa học tự nhiên
Khoa học xã hội
Văn hóa nghệ thuật
Y tế sức khỏe
Văn bản luật
Nông lâm ngư
Kĩ năng mềm
Luận văn - Báo cáo
Giải trí - Thư giãn
Tài liệu phổ thông
Văn mẫu
NGÀNH HÀNG
NÔNG NGHIỆP, THỰC PHẨM
Gạo
Rau hoa quả
Nông sản khác
Sữa và sản phẩm
Thịt và sản phẩm
Dầu thực vật
Thủy sản
Thức ăn chăn nuôi, vật tư nông nghiệp
CÔNG NGHIỆP
Dệt may
Dược phẩm, Thiết bị y tế
Máy móc, thiết bị, phụ tùng
Nhựa - Hóa chất
Phân bón
Sản phẩm gỗ, Hàng thủ công mỹ nghệ
Sắt, thép
Ô tô và linh kiện
Xăng dầu
DỊCH VỤ
Logistics
Tài chính-Ngân hàng
NGHIÊN CỨU THỊ TRƯỜNG
Hoa Kỳ
Nhật Bản
Trung Quốc
Hàn Quốc
Châu Âu
ASEAN
BẢN TIN
Bản tin Thị trường hàng ngày
Bản tin Thị trường và dự báo tháng
Bản tin Thị trường giá cả vật tư
Thông tin
Tài liệu Xanh là gì
Điều khoản sử dụng
Chính sách bảo mật
0
Trang chủ
Công Nghệ Thông Tin
Kỹ thuật lập trình
Kỹ thuật Clock gating tinh chỉnh giảm công suất động tiêu thụ ứng dụng trong trò chơi ping pong
Đang chuẩn bị liên kết để tải về tài liệu:
Kỹ thuật Clock gating tinh chỉnh giảm công suất động tiêu thụ ứng dụng trong trò chơi ping pong
Minh Ðức
178
12
pdf
Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG
Tải xuống
Bài báo đề xuất kỹ thuật dùng clock gating tinh chỉnh ở mức khối subblock thay vì thực hiện mức block thông thường để thực thi hệ thống SoC ứng dụng trò chơi ping-pong trên board DE2-115. Bởi vì không phải tất cả các khối subblock rảnh đồng thời để thực hiện clock gating ở mức block thông thường, có thể một vài khối sublock rảnh và một vài khối subblock vẫn hoạt động để duy trì chức năng hoạt động. | Chuyên san Công nghệ thông tin và Truyền thông - Số 11 04-2018 KỸ THUẬT CLOCK GATING TINH CHỈNH GIẢM CÔNG SUẤT ĐỘNG TIÊU THỤ ỨNG DỤNG TRONG TRÒ CHƠI PING PONG Võ Minh Huân1 Tóm tắt Bài báo đề xuất kỹ thuật dùng clock gating tinh chỉnh ở mức khối subblock thay vì thực hiện mức block thông thường để thực thi hệ thống SoC ứng dụng trò chơi ping-pong trên board DE2-115. Bởi vì không phải tất cả các khối subblock rảnh đồng thời để thực hiện clock gating ở mức block thông thường có thể một vài khối sublock rảnh và một vài khối subblock vẫn hoạt động để duy trì chức năng hoạt động. Vì vậy việc thực hiện clock gating ở mức các khối nhỏ sublock bên trong khối block có thể tinh chỉnh sự tiết kiệm công suất. Hệ thống chạy ổn định với công suất tiêu thụ thấp tiết kiệm 58 53 48 24 13 so với khi không thiết kế clock gating 53 48 44 21 12 so với thiết kế clock gating thông thường nhưng không kích hoạt tương ứng với các tần số 5GHz 1GHz 0.5GHz 50MHz 5MHz trong tổng công suất tiêu thụ. Thiết kế tiêu tốn thêm 49 logic element để thực hiện việc điều khiển clock gating tinh chỉnh so với dùng kỹ thuật clock gating chỉnh thô thông thường nhưng khá nhỏ so với tổng diện tích chip. The paper proposed the fine-grained clock gating concept in subblock level instead of conventional block level to implement low power ping-pong game SoC on DE2-115 FPGA board. Because not all subblocks are idle simultaneously to implementing clock gating at conventional block level a few subblocks may be idle others may still be active in operation system. By doing fine-grain clock gating in subblock level we can save more dynamic power consumption. The proposed system is stable and saved up to 58 53 48 24 13 compared to no-clock gating technique and 53 48 44 21 12 compared to normal clock gating at frequency operation of 5GHz 1GHz 0.5GHz 50MHz 5MHz in term of total power consumption. The proposed fine-grained design has 49 logic element overhead compared to coarse grained clock gating technique but it is quite
TÀI LIỆU LIÊN QUAN
Kỹ thuật Clock gating tinh chỉnh giảm công suất động tiêu thụ ứng dụng trong trò chơi ping pong
Bài giảng Kỹ thuật số - Phần 3: Mạch đếm
Bài giảng Kỹ thuật số - Phần 9: Tìm hiểu về mạch đếm
Mạch tạo xung clock
DS12C887_ Real Time Clock
Tìm hiểu Mainboad - Mạch Clock Gen trên Mainboard MSI
Tìm hiểu Mainboad - Mạch tạo xung Clock Gen
Tìm hiểu về Mainboad - Mạch Clock Gen trên Mainboard MSI
REAL TIMER CLOCK DS1307 Chương1
Đề tài: Thiết kế mạch đồng hồ hiển thị ngày, tháng, năm, giờ, phút, giây dùng IC số
Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.