Đang chuẩn bị liên kết để tải về tài liệu:
Bài giảng Thiết kế hệ thống nhúng (Embedded Systems Design) - Chương 2 (Bài 6): Công nghệ IC

Không đóng trình duyệt đến khi xuất hiện nút TẢI XUỐNG

Bài giảng Thiết kế hệ thống nhúng (Embedded Systems Design) - Chương 2 (Bài 6): Công nghệ IC. Những nội dung chính trong bài này gồm có: Cấu trúc IC, công nghệ IC chức năng chung (VLSI), công nghệ IC chức năng chuyên biệt (ASIC), công nghệ IC có thể lập trình (PLD). Mời các bạn cùng tham khảo. | CHƢƠNG Embedded 2 CẤU Systems Design TRÚC A Unified PHẦN Hardware Software CỨNG HỆ THỐNG NHÚNG Introduction Bài 6 Công nghệ IC 1 CuuDuongThanCong.com https fb.com tailieudientucntt Tổng quan Cấu trúc IC Công nghệ IC chức năng chung VLSI Công nghệ IC chức năng chuyên biệt ASIC Công nghệ IC có thể lập trình PLD 2 CuuDuongThanCong.com https fb.com tailieudientucntt Transistor CMOS Nguồn máng Vùng khuêch tán nơi electrons có thể đi qua Có thể kết nối nhờ tiếp xúc kim loại Cổng Vùng Polysilicon nơi đặt điện áp điều khiển Oxide Chất cách điện Si O2 chống rò điện áp cổng 3 CuuDuongThanCong.com https fb.com tailieudientucntt Kết thúc luật Moore Mọi kích thƣớc của MOSFET đã đƣợc thay đổi PMOS đã giảm xuống Tăng điện dung cổng Giảm dòng dò từ S sang D Độ dày cổng oxide hiện tại là 2.5-3nm Khoảng 25 atoms gate IC package IC oxide source channel drain Silicon substrate 4 CuuDuongThanCong.com https fb.com tailieudientucntt 5 CuuDuongThanCong.com https fb.com tailieudientucntt 20Ghz FinFET đã đƣợc sản xuất với độ dày 18nm Vẫn hoạt động rất tốt Mô phỏng chỉ ra rằng nó có thể đạt tới 10nm Hiệu ứng Quantum bắt đầu xảy ra Giảm độ di chuyển điện tích 10 Truyền dẫn ngƣợc bắt đầu đáng kể Tăng dòng khoảng 20 6 CuuDuongThanCong.com https fb.com tailieudientucntt NAND Các lớp kim loại cho việc định tuyến 10 PMOS không phù hợp với mức 0 NMOS không phù hợp với mức 1 Một sơ đồ cơ bản cho việc hình thành cổng 7 CuuDuongThanCong.com https fb.com tailieudientucntt Các bƣớc sản xuất Silicon Tape out Gửi thiết kế đến khu vực sản xuất Quay Thực hiện một lần trong quá trình sản xuất Quang khắc Vẽ mẫu bằng cách sử dụng cản quang để hình thành rào chắn cho quá trình lắng đọng 8 CuuDuongThanCong.com https fb.com tailieudientucntt Chuyên dụng đầy đủ Mạch tích hợp mật độ rất lớn VLSI Bố trí Đặt và định hƣớng transistors Kết nối Kết nối transistors Điều chỉnh kích thƣớc Tạo ra các dây nối kích thƣớc dày hoặc mỏng cho tốc độ nhanh hay chậm Cũng có thể cần thay đỏi kích thƣớc bộ đệm 9 CuuDuongThanCong.com

Đã phát hiện trình chặn quảng cáo AdBlock
Trang web này phụ thuộc vào doanh thu từ số lần hiển thị quảng cáo để tồn tại. Vui lòng tắt trình chặn quảng cáo của bạn hoặc tạm dừng tính năng chặn quảng cáo cho trang web này.